华信教育资源网
VHDL数字系统设计
丛   书   名: 普通高等教育“十二五”规划教材  国家级精品资源共享课配套教材
作   译   者:徐向民 出 版 日 期:2015-08-01
出   版   社:电子工业出版社 维   护   人:赵玉山 
书   代   号:G0267300 I S B N:9787121267307

图书简介:

本书凝聚了编者十多年的教学科研经验,分为基础篇与进阶篇,同时兼顾基础理论与工程实践。基础篇共6章,第1章介绍了数字系统概论与EDA技术的发展趋势;第2章结合例程系统性介绍VHDL硬件描述语言;第3、4章介绍了基于VHDL的组合逻辑电路、基本时序电路建模方法;第5章介绍了基于ASM图的同步时序电路设计方法;第6章介绍了编者自主开发的EDA实验平台与基于可编程芯片的数字系统设计流程。进阶篇共3章,深入介绍了仿真、综合、数字系统设计方法。书中最后展示了2个工程实例的设计方法。 本书内容全面,层次递进,系统性强,结合寄存器传输级描述对语法及模块电路进行详细讲解,可以帮助于初学者的快速入门,同时配合编者自主开发的EDA实验平台,可以对书中所有例程进行验证。
定价 36.0
您的专属联系人更多
关注 评论(0) 分享
配套资源 图书内容 样章/电子教材 图书评价
  • 配 套 资 源
    图书特别说明:本书有内容相似的推荐资源,请打开 http://www.hxedu.com.cn/hxedu/fg/theDisciplinesSystem/course.html?id=8a8a820d6560d2d20165f578dae81d60 查看。

    本书资源

    会员上传本书资源

  • 图 书 内 容

    内容简介

    本书凝聚了编者十多年的教学科研经验,分为基础篇与进阶篇,同时兼顾基础理论与工程实践。基础篇共6章,第1章介绍了数字系统概论与EDA技术的发展趋势;第2章结合例程系统性介绍VHDL硬件描述语言;第3、4章介绍了基于VHDL的组合逻辑电路、基本时序电路建模方法;第5章介绍了基于ASM图的同步时序电路设计方法;第6章介绍了编者自主开发的EDA实验平台与基于可编程芯片的数字系统设计流程。进阶篇共3章,深入介绍了仿真、综合、数字系统设计方法。书中最后展示了2个工程实例的设计方法。 本书内容全面,层次递进,系统性强,结合寄存器传输级描述对语法及模块电路进行详细讲解,可以帮助于初学者的快速入门,同时配合编者自主开发的EDA实验平台,可以对书中所有例程进行验证。

    图书详情

    ISBN:9787121267307
    开 本:16(185*260)
    页 数:264
    字 数:423

    本书目录

    目    录
    第一篇  基础篇	(1)
    第1章  数字系统设计与EDA技术	(3)
    1.1  数字系统概念	(3)
    1.2  电子设计发展历史	(4)
    1.3  EDA技术介绍	(5)
    1.3.1  基本特征	(5)
    1.3.2  主要内容	(6)
    1.3.3  EDA设计流程	(8)
    1.4  IP核	(9)
    1.4.1  软IP	(9)
    1.4.2  固IP	(9)
    1.4.3  硬IP	(9)
    1.5  EDA应用与发展趋势	(9)
    第2章  VHDL语言基础	(11)
    2.1  硬件描述语言的特点	(11)
    2.2  VHDL程序基本结构	(11)
    2.3  VHDL程序主要构件	(13)
    2.3.1  库	(13)
    2.3.2  实体	(14)
    2.3.3  结构体	(15)
    2.4  VHDL数据对象	(16)
    2.4.1  常量	(16)
    2.4.2  变量	(17)
    2.4.3  信号	(17)
    2.4.4  信号与变量的比较	(18)
    2.5  VHDL数据类型	(19)
    2.5.1  标准数据类型	(19)
    2.5.2  用户自定义数据类型	(20)
    2.5.3  数据类型转换	(21)
    2.6  运算符	(21)
    2.6.1  算术运算符	(21)
    2.6.2  逻辑运算符	(22)
    2.6.3  关系运算符	(22)
    2.6.4  其他运算符	(22)
    2.6.5  运算优先级	(22)
    2.7  VHDL基本语句	(23)
    2.7.1  并行语句	(23)
    2.7.2  顺序语句	(30)
    2.7.3  属性描述语句	(35)
    2.8  测试基准	(41)
    2.9  VHDL程序的其他构件	(41)
    2.9.1  块	(41)
    2.9.2  函数	(43)
    2.9.3  过程	(44)
    2.9.4  程序包	(45)
    2.10  结构体的描述方法	(47)
    第3章  组合逻辑电路建模	(49)
    3.1  组合逻辑电路的特点与组成	(49)
    3.2  基本逻辑门电路的设计	(49)
    3.3  译码器	(51)
    3.4  编码器	(52)
    3.5  加法器的设计	(53)
    3.5.1  半加器与全加器	(53)
    3.5.2  四位串行进位加法器	(55)
    3.5.3  并行进位加法器	(56)
    3.6  其他组合逻辑模块	(58)
    3.6.1  选择器	(58)
    3.6.2  求补器	(60)
    3.6.3  三态门	(61)
    3.6.4  缓冲器	(61)
    3.6.5  比较器	(63)
    3.6.6  只读存储器	(64)
    3.6.7  随机存储器	(65)
    第4章  基本时序逻辑电路建模	(67)
    4.1  锁存器	(67)
    4.1.1  RS锁存器	(67)
    4.1.2  D锁存器	(69)
    4.2  触发器	(70)
    4.2.1  D触发器	(70)
    4.2.2  带有 输出的D触发器	(72)
    4.2.3  JK触发器	(75)
    4.2.4  T触发器	(77)
    4.3  多位寄存器	(78)
    4.4  串进并出型移位寄存器	(79)
    4.5  计数器	(80)
    4.6  无符号数乘法器	(83)
    
    第5章  同步时序电路设计	(86)
    5.1  时序电路的特点与组成	(86)
    5.2  设计实例——3位计数器	(88)
    5.3  时序电路描述方法	(89)
    5.3.1  ASM图的组成	(90)
    5.3.2  自动售邮票机	(92)
    5.3.3  状态分配与编码	(92)
    5.3.4  状态最少化	(94)
    5.4  ASM图的硬件实现	(95)
    5.4.1  计数器法	(95)
    5.4.2  多路选择器	(96)
    5.4.3  定序法	(98)
    5.4.4  微程序法	(99)
    5.5  有限状态机的VHDL实现	(100)
    5.5.1  符号化状态机	(101)
    5.5.2  单进程状态机	(104)
    5.5.3  双进程状态机	(107)
    5.5.4  三进程状态机	(110)
    5.6  设计实例1——序列检测器	(113)
    5.7  设计实例2——A/D采样控制器	(115)
    第6章  开发平台与Quartus II设计流程	(119)
    6.1  SCUT-EDA开发平台	(119)
    6.2  Quartus II软件设计流程	(120)
    6.2.1  基于Quartus II的数字系统设计流程	(120)
    6.2.2  Quartus II软件使用介绍	(121)
    第二篇  进阶篇	(139)
    第7章  仿真	(141)
    7.1  仿真(模拟)概述	(141)
    7.1.1  仿真简介	(141)
    7.1.2  仿真的级别	(141)
    7.2  仿真系统的构成	(142)
    7.3  逻辑仿真模型	(142)
    7.3.1  电路模型	(142)
    7.3.2  元件模型	(143)
    7.3.3  信号模型	(143)
    7.3.4  延迟模型	(145)
    7.4  逻辑仿真过程	(146)
    7.5  简单Testbench设计	(147)
    7.5.1  VHDL仿真概述	(147)
    7.5.2  Testbench程序基本结构	(148)
    7.5.3  激励信号的产生	(148)
    7.5.4  Testbench设计实例	(156)
    7.6  高级Testbench介绍	(161)
    7.6.1  高级Testbench概述	(161)
    7.6.2  文件I/O的读写	(162)
    7.6.3  VCD数据库文件	(166)
    7.6.4  断言语句	(167)
    7.7  Modelsim软件的使用	(171)
    7.7.1  Modelsim软件简介	(171)
    7.7.2  从Quartus II调用Modelsim软件进行仿真	(171)
    第8章  综合与优化	(184)
    8.1  综合概述	(184)
    8.1.1  综合的层次	(184)
    8.1.2  高层次综合	(184)
    8.1.3  逻辑综合	(186)
    8.1.4  可编程器件综合	(190)
    8.2  VHDL的可综合性	(191)
    8.2.1  VHDL可综合类型	(192)
    8.2.2  VHDL对象可综合性	(193)
    8.2.3  运算符	(196)
    8.2.4  语句	(198)
    8.3  设计优化问题的处理	(204)
    8.3.1  寄存器的引入方法	(204)
    8.3.2  避免引入不必要的寄存器	(212)
    第9章  数字系统设计方法	(218)
    9.1  数字系统自顶向下的设计层次	(218)
    9.1.1  数字系统层次化结构	(218)
    9.1.2  自顶向下设计方法	(219)
    9.2  数字系统的一般划分结构	(219)
    9.3  模块划分技术	(220)
    9.4  迭代技术	(226)
    9.4.1  空间迭代	(227)
    9.4.2  时间迭代	(228)
    9.4.3  二维迭代	(228)
    第三篇  实践篇	(233)
    第10章  综合实例	(235)
    10.1  出租车计费实验	(235)
    10.1.1  设计要求	(235)
    10.1.2  设计分析与设计思路	(235)
    10.1.3  系统的设计与实现	(237)
    10.1.4  波形仿真与分析	(243)
    10.1.5  思考题	(245)
    10.2  矩阵乘法	(245)
    10.2.1  设计要求	(245)
    10.2.2  设计分析与设计思路	(246)
    10.2.3  系统的设计与实现	(248)
    10.2.4  波形仿真与分析	(252)
    参考文献	(254)
    展开

    前     言

    前    言
    可编程器件的出现为用户自定义设计逻辑电路提供了解决方案,给数字系统的设计方法带来了革命性的变化。近年来EDA技术及可编程器件发展迅猛,使得用户可以开展更多复杂的设计,并进行基于通用可编程器件芯片设计的前端验证,大大减轻了电路图设计和电路板设计的工作量和难度,从而有效地增强了设计的灵活性,提高工作效率。
    为了全面地阐述清楚现代数字系统设计方法,编者在参考国内外出版的有关硬件描述语言与EDA数字系统设计方面大量书籍基础上,结合十多年的实际教学及相关科研工作经验,编写了这本书。本书包括基础篇与进阶篇,涵盖了硬件描述语言VHDL、基本模块电路的设计、时序电路与数字系统的设计方法、仿真与综合、基于可编程器件的数字系统实现方法等知识,内容全面,系统性强。书中结合寄存器传输级描述对语法及模块电路进行了详细讲解,有助于初学者的快速入门。此外,本书所有模块电路及工程实例均在自主开发的EDA实验平台上进行了验证。
    现代电子设计已经进入数字化时代,社会对EDA方面的人才需求越来越大。本书的目的是引导电子类的高校生建立自顶向下的现代数字系统设计理念,掌握数字系统设计的一般方法,可作为电子信息大类本科生、研究生的教材与专业参考书。
    本书由徐向民主编、邢晓芬、王前、姜小波共同参与编写,在编写过程中还得到了吴育奋、彭玄、李旭琼、陈晓仕等同学的大力支持,感谢同学们的艰辛付出。另外在书中用到的部分资料来自于同行的积累,在此一并表示感谢,在参考文献中若有遗漏,请批评指正。
    本书在编写过程中,着眼于设计方法与实践的结合,力尽做到知识点讲解深入浅出,层次递进。本书对应的华南理工大学“数字系统设计”课程已在爱课程网站(http://www.icourses.cn/ coursestatic/course_6252.html)上线,欢迎读者同步利用视频教学资源与多媒体课件进行学习。如果书中存在错误和不妥之处,敬请读者批评指正。
    展开

    作者简介

    本书暂无作者简介
  • 样 章 试 读
  • 图 书 评 价 我要评论
华信教育资源网